P. 1
Programmable Counter

Programmable Counter

|Views: 302|Likes:
Published by Sabila Nur Amalina

More info:

Published by: Sabila Nur Amalina on Apr 16, 2011
Copyright:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as DOCX, PDF, TXT or read online from Scribd
See more
See less

06/18/2014

pdf

text

original

Programmable Counter

I. Tujuan Memahami cara kerja dari suatu rangkaian programmable counter serta memahami cara kerja self-stopping counter. Landasan Teori Programmable counter adalah sebuahcounter yang membagi frekuensi masukan yang dapat diprogram ke dalam dekade sinkron down counter. Dekade ini dipadukan dengan decoder dan logik kontrol. Alat dan Bahan y IC (7447, 7413, 7406, 7476, 7485) y Power supply y Jumper y Protoboard y Resistor 100 ohm, 330 ohm y LED y Kapasitor 2200 mikrofarad y Potentiometer y Seven-segment Gambar Rangkaian Gambar 1

II.

III.

IV.

Gambar 2

Elektronika Digital Programmable Counter

Page 1

Gambar 3 Gambar 4 Gambar 5 Elektronika Digital Programmable Counter Page 2 .

Merubah fungsi rangkaian menjadi rangkaian self-stopping counter dengan merubah sedikit rangkaian seperti pada gambar 5. 7.    ©     © © ¨ § ¦ 1 e c se rangkaian pe angkit pulsa seperti pada gambar 1 kemudian menguji rangkaian tersebut. 4. ¥¤£ ¢ Lan ¡   V ah cobaan P 3 . Merancang rangkaian comparator 4 bit kemudian menggabungkan rangkaian comparator dengan rangkaian modulus 16 rangkaian pembangkit pulsa dan rangkaian 7segment seperti pada gambar 4 untuk mendapatkan rangkaian programmable counter. maka didapat tabel kebenaran sebagai berikut : Programmable counter Qd Qc Qb Qa Dec 0 0 0 0 0 0 0 0 1 1 0 0 1 0 2 0 0 1 1 3 0 1 0 0 4 0 1 0 1 5 0 1 1 0 6 0 1 1 1 7 1 0 0 0 8 u t r   2. jika pada saat 7segment menunjukan angka 9 program otomatis berhenti. maka rangkaian programmbale counter berjalan dengan baik. 5. sentuhkan sambungan clear pada rangkaian modulus 16 ke ground sebentar lalu sambungkan kembali ke VCC. Untuk mengembalikan counter ke bilangan 0 kembali. E tr i i it Pr r $ "! #  V Hasil cobaan Jika rangkaian programmable counter dan self-stopping counter di set pada biner 1001 / 9 (dec . Menguji rangkaian programmable counter dengan memberi input bilangan biner pada kaki 1 14 11 9 di rangkaian comparator sesuai keinginan kita (misal : 9 / 1001 kemudian jalankan rangkaian tersebut amati display 7segment. jika pada saat menghitung bilangan yang ke-9 program ter-reset kembali ke-0. amati display 7 segment. 6. Menguji rangkaian self-stopping counter seperti langkah 5.3. maka fungsi rangkaian self-stopping counter berjalan dengan baik. Merancang sebuah rangkaian dec der BCD to 7segment seperti pada gambar 2 kemudian menguji rangkaian tersebut. Merancang sebuah rangkaian modulus 16 upcounter seperti pada gambar 3 kemudian menguji rangkaian tersebut.

.. Untuk mendapatkan sebuah rangkaian self-stopping counter. Jika ingin mengulang perhitungan maka clear dihubungkan sesaat ke ground dan hubungkan kembali ke vcc.. maka kita harus menghubungkan clear pada modulus 16 ke rangkaian comparator... Programmable counter hanya bekerja ketika nilai pada input yang kita masukan match dengan binary counter-nya (A=B). clear yang terdapat pada modulus 16 dihubungkan ke VCC.. perhitungan tidak kembali lagi ke 0 dan tidak melanjutkan perhitungan binary counter. hal ini berguna agar ketika input yang kita masukan match dengan binary counter.1 0 0 . dst Qc 0 0 0 0 1 1 1 1 0 0 Qb 0 0 1 1 0 0 1 1 0 0 Counter berhenti Qa 0 1 0 1 0 1 0 1 0 1 Dec 0 1 2 3 4 5 6 7 8 9 E tr i i it Pr r ' &%% V Analisis dan Kesi pulan Untuk mendapatkan sebuah rangkaian programmable counter..dst 0 0 0 . sedangkan jika logik dari kedua rangkaian tersebut berbeda maka akan menghasilkan logik 0.. Self-stopping counter merupakan counter yang akan berhenti jika input yang kita masukan match dengan binary counter. hal ini berfungsi untuk membuat perhitungan ter-reset kembali ke 0 ketika input yang kita berikan (pada comparator) sama dengan perhitungan binary counter atau dengan kata lain A=B. Penambahan AND-gate yang inputnya dihubungkan ke rangkaian pembangkit pulsa dan comparator bertujuan agar ketika clock menunjukan logik 1 dan comparator menunjukan logik 1 keluarannya adalah logik 1 dan counter menghentikan perhitungan jika input yang dimasukan match dengan binary counter (A=B). u t r P 4 . dst Self-stopping counter Qd 0 0 0 0 0 0 0 0 1 1 0 0 0 .. dst 9 0 1 . dst 1 0 1 .

You're Reading a Free Preview

Download
scribd
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->